PCIEpress总线实验开发板关键技术研究

PCIExpress总线实验开发板关键技术研究周强,周饴然(北京航空航天大学自动化科学与电气工程学院,北京100191)摘要:为了使学生深入学习、理解和掌握高速、串行PCIExpress总线的核心概念和基础应用技术,设计、开发了符合标准PCIExpress1.0a规范的八层阻抗控制实验开发板。该实验开发板由PCIExpressx1接口芯片、高速FPGA等核心器件构成。其不但满足GHz高速串行信号传输的完整性要求,而且开放性好,学生可通过对FPGA的编程开发,实现PCIExpressx1总线的基本读写操作及高速LVDS数据的收发、RAM存储等功能。该开发板可广泛用于专业本科高年级或研究生阶段的计算机接口技术实验课程。关键词:PCIExpress总线;FPGA;信号完整性;开发板中图分类号:TP336文献标识码:A文章编号:Title首字母大写,其余均小写,四号加粗,段前0.5行NameNamename五号字,作者顺序与中文一致(单位全名部门(系)全名,市(或直辖市)邮政编码)单位英文,宋体六号,段后0.5行Abstract:写作要求请参考北航学报主页的“EI文摘要求”Keywords:见北航学报主页的“选取keywords”(一律小写,英文缩写除外,英文分号分隔后面再加一个空格分隔)段前0.5行,段后2行,并在最后添加分节符。随着现代科技的发展,计算机数据量及其传输速度成倍增长,传统的PCI/PXI总线已经显得捉襟见肘,而新一代PCIExpress总线的出现解决了这一难题。为了使学生深入理解、掌握PCIExpress总线的核心概念和基础应用技术,设计了全新的PCIExpress总线实验开发板,学生可以通过FPGA编程即可实现PCIExpress总线的基本接口和数据传输功能。PCIExpress(简称PCIE)总线是Intel推出的“第三代IO总线”,PCIE总线采用点对点、全双工、串行差分传输模式,单向速率高达2.5Gbps,理论数据读写速度最高500MB/s,可配置×1、×2、×4、×8、×16、×32通道,速率将成倍增长,相比PCI总线的133MB/s,已经是质的飞跃。实验开发板将采用PLX公司的PEX8311桥接芯片,实现×1通道的PCIE总线传输;并配置Altera公司的Cyclone系列FPGAEP1C12Q240,实现开放的功能模块的控制功能。1PCIE总线开发板功能概述PCIE总线实验开发板,面向本科高年级或研究生阶段计算机接口实验教学进行开发,按功能主要分为PCIExpress总线接口模块和本地功能模块。PCIExpress总线接口模块用于实现板卡和计算机的互联接口,物理连接符合通用的PCIExpressCardElectromechanicalSpecificationRev1.0标准(如图1),协议层通过使用PEX8311桥接芯片来实现。图1PCIE总线物理接口本地功能模块主要分为LVDS信号收发模块和RAM存储模块,具有4路LVDS发送、4路LVDS接收,以及两片256K*16bit的异步RAM。通过对FPGA的编程开发,可以实现计算机总线的数据传输、LVDS高速串行数据的收发和大容量数据的实时存储。2实验开发板硬件设计2.1硬件总体设计实验开发板硬件总体设计如图2所示,开发板以高性能FPGA为核心构建,设计有PCIE总线接口模块、LVDS信号收发模块、RAM存储模块、辅助电路模块等。18bitsADDR16bitsDATA高速串行LVDS信号PCIExpress总据数线PCIeLVDSLVDSLVDS驱动器4发DS90LV047LVDS接收器4收DS90LV048PCIExpress协议芯片PEX8311RAM1256K*16CY7C1041BNRAM2256K*16CY7C1041BN乒乓操作协议编码Local总线x1通道接口Local配置芯片93CS56PCIe配置芯片AT25640电源模块AMS1117-1.5电源模块AMS1117-2.5JTAG&ASEPCS4LA[31:2]LD[31:0]LINT#BLAST#READY#…AllLocalSignal本地时钟66MHzBHE1#WE1#CE1#OE1#BLE1#BHE2#WE2#CE2#OE2#BLE2#+12V+3.3VLCLKLCLKCOMSCOMSLED*8测试灯Switch*4拨码开关复位电路LRESET未用FPGA管脚外接端子所有电源和地测试端子LRESET协议解码FPGAEP1C12Q240图2框图辅助电路模块用于实现板卡的供电、LED监测及按钮开关等功能。为方便调试,开发板留有外部电源接口,可通过外部电源对板卡供电;同时留有FPGAIO管脚外接端口,可与外部实验设备互联使用。2.2PCIE总线接口设计2.2.1PEX8311芯片应用PCIE总线实验开发板采用FPGA与PEX8311桥接芯片来实现PCIE总线和局部(Local)总线之间的信息传递。PEX8311芯片的内部逻辑单元如图3所示。实验中可通过FPGA配合产生Local总线相应的时序,实现总线操作。...

1、当您付费下载文档后,您只拥有了使用权限,并不意味着购买了版权,文档只能用于自身使用,不得用于其他商业用途(如 [转卖]进行直接盈利或[编辑后售卖]进行间接盈利)。
2、本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供参考,付费前请自行鉴别。
3、如文档内容存在侵犯商业秘密、侵犯著作权等,请点击“举报”。

常见问题具体如下:

1、问:已经付过费的文档可以多次下载吗?

      答:可以。登陆您已经付过费的账号,付过费的文档可以免费进行多次下载。

2、问:已经付过费的文档不知下载到什么地方去了?

     答:电脑端-浏览器下载列表里可以找到;手机端-文件管理或下载里可以找到。

            如以上两种方式都没有找到,请提供您的交易单号或截图及接收文档的邮箱等有效信息,发送到客服邮箱,客服经核实后,会将您已经付过费的文档即时发到您邮箱。

注:微信交易号是以“420000”开头的28位数字;

       支付宝交易号是以“2024XXXX”交易日期开头的28位数字。

客服邮箱:

biganzikefu@outlook.com

所有的文档都被视为“模板”,用于写作参考,下载前须认真查看,确认无误后再购买;

文档大部份都是可以预览的,笔杆子文库无法对文档的真实性、完整性、准确性以及专业性等问题提供审核和保证,请慎重购买;

文档的总页数、文档格式和文档大小以系统显示为准(内容中显示的页数不一定正确),网站客服只以系统显示的页数、文件格式、文档大小作为依据;

如果您还有什么不清楚的或需要我们协助,可以联系客服邮箱:

biganzikefu@outlook.com

常见问题具体如下:

1、问:已经付过费的文档可以多次下载吗?

      答:可以。登陆您已经付过费的账号,付过费的文档可以免费进行多次下载。

2、问:已经付过费的文档不知下载到什么地方去了?

     答:电脑端-浏览器下载列表里可以找到;手机端-文件管理或下载里可以找到。

            如以上两种方式都没有找到,请提供您的交易单号或截图及接收文档的邮箱等有效信息,发送到客服邮箱,客服经核实后,会将您已经付过费的文档即时发到您邮箱。

注:微信交易号是以“420000”开头的28位数字;

       支付宝交易号是以“2024XXXX”交易日期开头的28位数字。

确认删除?